25 0

发布者:  于 课程教学

触发器——是一种可以在两种状态下运行的数字逻辑电路。对脉冲边沿敏感,其状态只在时钟脉冲的上升沿或下降沿的瞬间改变。触发器一直保持它们的状态,直到它们收到输入脉冲,又称为触发。当收到输入脉冲时,触发器输出就会根据规则改变状态,然后保持这种状态直到收到另一个触发[…]

阅读全文
25 0

发布者:  于 课程教学

Ø主要操作步骤及效果须以截图/拍照+文字的方式详细说明,关键部分用方框/箭头强调[…]

阅读全文
25 0

发布者:  于 课程教学

阻塞赋值语句的操作符为“=”,非阻塞赋值语句的操作符为“<=”[…]

阅读全文
25 0

发布者:  于 课程教学

Verilog中不能使用C语言中很多抽象的表示方法,如迭代法、指针等等[…]

阅读全文
课本实验的视频录制认领计划
25 0

发布者:  于 课程教学

【流程】 1.联系老师认领例题(FIFO) 2.按照视频范例编程、录制视频[…]

阅读全文
25 0

发布者:  于 课程教学

nCPLD程序掉电不易失,无需外接存储芯片,有擦写次数寿命 nFPGA程序掉电易失,需外部存储器上电读取,无擦写寿命[…]

阅读全文
25 0

发布者:  于 课程教学

20世纪70年代中期:可编程逻辑阵列PLA,在结构上由可编程的与阵列和可编程的或阵列构成,阵列规模小,编程也繁琐[…]

阅读全文
QuartusII的主要特点
25 0

发布者:  于 课程教学

QuartusII是Altera公司继Max plus II后推出的新一代EDA开发工具,支持APEX20K、APEXII、Excalibur、Mercury、Cyclone以及Stratix等新器件和大规模FPGA的开发[…]

阅读全文
EDA是传统芯片设计方法的革命
24 0

发布者:  于 课程教学

传统设计方法的缺点 1)复杂电路的设计、调试十分困难 2)如果某一过程存在错误,查找和修改十分不便[…]

阅读全文
EDA的“综合”
24 0

发布者:  于 课程教学

综合(Synthesis) l综合的任务——根据设计目标与要求将高级语言、原理图等设计输入翻译成由逻辑门,存储器或触发器等基本逻辑单元所组成的逻辑连接(网表),供厂家的布局布线器进行实现[…]

阅读全文
1 2 3